Tudo o que você pode aprender sobre os conhecimentos de qualidade de energia aqui

Mecanismo técnico e lógica de implementação do sinal de realimentação de estado interno de um regulador de tensão de ampla gama.

Horário de Publicação: Autor: Editor do site Visita: 0

Em projetos de circuitos, a monitorização precisa da tensão de saída é fundamental para o controlo lógico. Ao lidar com flutuações de entrada de ampla gama, o estabilizador de ampla gama para CA integra um sofisticado sistema de relatório de estado. Esta lógica de sinal, conhecida como PG (Power Good), reflete diretamente a precisão real da conversão corrente-tensão do dispositivo e é um elemento técnico indispensável no sincronismo do sistema.

Composição de Hardware do Circuito de Monitorização do Regulador de Ampla Gama
Durante a inicialização do sistema, o módulo de monitorização interno amostra a saída em tempo real. A fonte de tensão de referência integrada do regulador de ampla gama e a rede de feedback do divisor de tensão trabalham em conjunto para fornecer a tensão amostrada à entrada do comparador de alta velocidade. Quando a tensão de saída atinge 90% a 95% do valor nominal predefinido, o circuito da porta lógica sofre uma transição de estado. Este processo físico não depende de intervenção externa e é totalmente acionado de forma autónoma pela lógica de comparação de hardware interna do chip.

Detalhes do Projeto da Janela para Limiares de Julgamento de Sinais
Na arquitetura lógica do regulador de ampla gama, o pino PG utiliza normalmente uma estrutura de dreno aberto. Este projeto permite a comunicação entre sinais lógicos de diferentes domínios de tensão.

Operação da Lógica de Histerese do Comparador
Durante o funcionamento, a entrada não inversora do comparador recebe uma tensão de realimentação escalonada, enquanto a entrada não inversora está ligada a uma referência interna de alta precisão. Para evitar oscilações desnecessárias nas arestas limiares, um circuito de histerese é incorporado no circuito.

Disparo por limiar de bit baixo: Quando a tensão sobe de zero para a gama nominal, o transístor é desligado e é gerada uma saída de nível alto através de uma resistência de pull-up externa.

Resposta por limiar de bit elevado: Se a tensão de saída se desviar para além do limite de segurança devido a um offset anormal, a lógica interna liga o transístor rapidamente.

Tratamento do atraso de resposta: O sistema incorpora um temporizador de debounce de nível microssegundo para identificar e eliminar falhas de tensão transitórias.

Definição do nível da saída lógica do regulador de ampla gama
O ponto de transição do estado lógico é definido com precisão dentro da gama de regulação predefinida. Quando o regulador de ampla gama deteta potência de saída suficiente e estável, o sinal PG permanece num estado de alta impedância, mantido a nível alto por um circuito externo. Assim que é detectada uma queda de tensão na saída fora dos limites, este sinal é imediatamente levado para o nível baixo (terra). Esta simples mudança de nível fornece um sinal de arranque claro para o microprocessador subsequente.

Mecanismo técnico e lógica de implementação do sinal de realimentação de estado interno de um regulador de tensão de ampla gama.

Recomendar produtos